Ci-dessous, les différences entre deux révisions de la page.
Les deux révisions précédentes Révision précédente Prochaine révision | Révision précédente | ||
mne-a [2015/06/19 09:03] dabrowski |
mne-a [2020/10/21 11:27] (Version actuelle) |
||
---|---|---|---|
Ligne 1: | Ligne 1: | ||
- | [[mne-a_trad|{{ : | + | [[mne-a_trad|{{ : |
==== Architectures analogique et numérique dans les circuits intégrés==== | ==== Architectures analogique et numérique dans les circuits intégrés==== | ||
---- | ---- | ||
Ligne 7: | Ligne 7: | ||
=== Objectifs de l' | === Objectifs de l' | ||
\\ | \\ | ||
+ | {{ : | ||
Acquérir les bases de la conception d’un circuit intégré analogique. | Acquérir les bases de la conception d’un circuit intégré analogique. | ||
Etude, conception et dimensionnement d'une bibliothèque de cellules logiques pré-caractérisées en technologie CMOS. | Etude, conception et dimensionnement d'une bibliothèque de cellules logiques pré-caractérisées en technologie CMOS. | ||
Ligne 14: | Ligne 15: | ||
\\ | \\ | ||
**Partie 1 : Architectures numériques de base** (10H) \\ | **Partie 1 : Architectures numériques de base** (10H) \\ | ||
- | Etude, conception et dimensionnement d'une bibliothèque de cellules | + | |
+ | * Architectures des cellules | ||
+ | * Dimensionnement des portes | ||
+ | * Caractéristiques électriques et temporelles | ||
+ | * Dessin des masques. | ||
\\ | \\ | ||
\\ | \\ | ||
- | **Partie 2 : | + | **Partie 2 : |
+ | {{ : | ||
+ | * Flot de conception d’un circuit intégré | ||
+ | * Modèle du transistor MOS | ||
+ | * Etages de base à un transistor | ||
+ | * Etages à plusieurs transistors : étage de gain, étage différentiel | ||
+ | * Compensation Miller d’un amplificateur à deux étages | ||
+ | * Jeu d’équations de conception d’un amplificateur opérationnel à deux étages à compensation Miller (OTA-Miller) | ||
+ | * Exemple de dimensionnement d’un OTA-Miller | ||
\\ | \\ | ||
- | + | ==Applications == | |
- | | + | |
- | * Structure du transistor MOS (masques) | + | |
- | * Fonctionnement du transistor MOS | + | |
- | * Modèle LEVEL1 pour le dimensionnement manuel des circuits | + | |
\\ | \\ | ||
- | Architectures analogiques | + | - Conception |
- | | + | |
- | * Modèle | + | - Développement des blocs numérique |
- | * Montage émetteur commun, drain commun, grille commune (cascode) | + | \\ |
- | * Etage de gain – Etage suiveur, Etage différentiel | + | ==Compétences acquises : == |
- | * Amplificateur | + | \\ |
- | * Techniques | + | * Maîtrise |
+ | * Maîtrise des caractéristiques d’un amplificateur opérationnel | ||
+ | * Etre capable | ||
+ | * Conception et dimensionnement d'une bibliothèque | ||
+ | |||
+ | MISE À JOUR mai 2015 | ||
\\ | \\ | ||
\\ | \\ |