Outils pour utilisateurs

Outils du site


mne-a

Différences

Ci-dessous, les différences entre deux révisions de la page.

Lien vers cette vue comparative

Les deux révisions précédentes Révision précédente
Prochaine révision
Révision précédente
mne-a [2015/06/19 09:06]
dabrowski
mne-a [2020/10/21 11:27] (Version actuelle)
Ligne 1: Ligne 1:
-[[mne-a_trad|{{ :drapeau-anglais.jpg?nolink&50|}}]]\\+[[mne-a_trad|{{ :drapeau-anglais.jpg?nolink&25|}}]]\\
 ==== Architectures analogique et numérique dans les circuits intégrés==== ==== Architectures analogique et numérique dans les circuits intégrés====
 ---- ----
Ligne 7: Ligne 7:
 === Objectifs de l'enseignement === === Objectifs de l'enseignement ===
 \\ \\
 +{{ :cmos_nand.png?200|}}
 Acquérir les bases de la conception d’un circuit intégré analogique. Acquérir les bases de la conception d’un circuit intégré analogique.
 Etude, conception et dimensionnement d'une bibliothèque de cellules logiques pré-caractérisées en technologie CMOS. Etude, conception et dimensionnement d'une bibliothèque de cellules logiques pré-caractérisées en technologie CMOS.
Ligne 14: Ligne 15:
 \\ \\
 **Partie 1 : Architectures numériques de base** (10H) \\ **Partie 1 : Architectures numériques de base** (10H) \\
-Etude, conception et dimensionnement d'une bibliothèque de cellules logiques pré-caractérisées en technologie CMOS 
-\\ 
-\\ 
-**Partie 2 :Architectures analogiques de base (20H15) ** 
  
-\\ 
-   
- Introduction à la microélectronique (5H15) 
   * Architectures des cellules numériques de base   * Architectures des cellules numériques de base
   * Dimensionnement des portes   * Dimensionnement des portes
   * Caractéristiques électriques et temporelles   * Caractéristiques électriques et temporelles
   * Dessin des masques.   * Dessin des masques.
- 
 \\ \\
-Architectures analogiques de base(15H)+\\ 
 +**Partie 2 :Architectures analogiques de base (15H00** 
 +{{ :archi_ana_m2_mne_.jpg?300|}}
   * Flot de conception d’un circuit intégré   * Flot de conception d’un circuit intégré
   * Modèle du transistor MOS   * Modèle du transistor MOS
Ligne 36: Ligne 31:
   * Jeu d’équations de conception d’un amplificateur opérationnel à deux étages à compensation Miller (OTA-Miller)   * Jeu d’équations de conception d’un amplificateur opérationnel à deux étages à compensation Miller (OTA-Miller)
   * Exemple de dimensionnement d’un OTA-Miller   * Exemple de dimensionnement d’un OTA-Miller
 +\\
 +==Applications ==
 +\\
 +  - Conception de blocs fonctionnels analogiques
 +  - Amplificateur opérationnel
 +  - Développement des blocs numérique de base.
 +\\
 +==Compétences acquises : ==
 +\\ 
 +  * Maîtrise du flot de conception d’un circuit intégré analogique
 +  * Maîtrise des caractéristiques d’un amplificateur opérationnel
 +  * Etre capable de concevoir au niveau transistor un amplificateur opérationnel à deux 2 étages à compensation Miller
 +  * Conception et dimensionnement d'une bibliothèque de cellules numériques du schéma au dessin des masques.
 +
 +MISE À JOUR mai 2015
  
 \\ \\
mne-a.1434697573.txt.gz · Dernière modification: 2020/10/21 11:18 (modification externe)